Описание и параметры

32-разрядный высокопроизводительный процессор цифровой обработки сигналов.

Сигнальный процессор со статической суперскалярной архитектурой. Рабочая частота до 450 МГц. Время цикла исполнения команды 2,2 нс. Встроенная оперативная память типа SRAM 24 Мбит. Два вычислительных блока, каждый из которых содержит АЛУ, умножитель, сдвигатель и коммуникационный блок (CLU). Два целочисленных АЛУ, обеспечивающих адресацию данных и содержащих буферы выравнивания данных и команд. Интегрированная система ввода-вывода включает 14-канальный контроллер DMA, внешний 64/32-разрядный порт, 4 высокоскоростных двунаправленных LVDS порта передачи данных, контроллер SDRAM, пользовательские линии ввода-вывода и внешний флаг переполнения таймера для синхронизации системы. Два таймера. Порт доступа к интерфейсу JTAG (совместимому со стандартом 1149.1 IEEE) для эмуляции на кристалле. Формат данных: числа с плавающей точкой одинарной (32 бита) и двойной (64 бита) точности. Числа с фиксированной точкой: 8, 16, 32 и 64 бит.

Состояние разработки Опытно-конструкторская работа завершена 30.04.2016
Варианты поставки изделия бесплатные образцы
с приемкой ОТК ("1")
с приемкой заказчика ("5") (ориентировочно IV квартал 2016 года)
Ближайший аналог ADSP-TS201
Тип корпуса МК8303.576-1 (металлокерамический)
ТУ АЕНВ.431280.088ТУ
fc [МГц] 450
tmax [С] 105
tmin [С] -60
Ucc_max [В] 2,75
Ucc_min [В] 2,25
Выводов 576
ОЗУ [КБайт] 3000
Корпус BGA МК8303.576-1
Все характеристики
1967ВН028 32-разрядные процессоры ЦОС
Узнать цену

Отладочные комплекты

Программно-аппаратный комплекс предназначен для отладки и работы с процессорами серии 1967ВНхх, установленными на печатную плату.
Комплект предназначен для ознакомления с функциональными возможностями процессора 1967ВН028, обучению программирования с помощью примеров программ и отладки собственных проектов.